등록인jaemyungk
등록/수정일10.04.19 / 11.10.21
문서분량20 페이지
다운로드5
구매평가
판매가격1,000원
예비 결과 발표까지 모두 되어있습니다.
실험 목적
실험 이론
사용된 기기 및 부품
실험 방법 및 순서
시뮬레이션
측정값
결과 및 분석
느낀점
1. 실험목적
공통-베이스 증폭기의 입력 저항,전압 이득,그리고 출력 저항을 실험을 통해 구한다.
2. 이론
아래 왼쪽의 그림에서 베이스는 접지되어 있고,입력 신호 전원은 이미터에 결합되어 있으며,부하는 컬렉터에 결합되어 있다.
따라서 ,공통-베이스 증폭기는 이미터와 베이스 사이의 입력 포트와 컬렉터와 베이스 사이의 출력 포트를 갖는 2-포트 회로망으로 간주될 수 있다. 신호 접지에 있는 베이스 단자가 입력 포트와 출력 포트 모두에서 공통으로 사용된다는 사실로부터 ,우리는 이 구성을 공통-베이스 또는 접지된 베이스 증폭기라고 부른다.
◎ 직류 해석
위의 회로에서 커패시터를 개방 회로로 대체하면,오른쪽의 그림과 동일한 회로가 얻어질 것이다. 따라서 직류 베이스 전류 ,컬렉터 전류 ,그리고 이미터 전류 는 다음과 같
은 식으로 나타 낼수 있다.
◎ 소신호 해석
아래 왼쪽의 회로에서 모든 직류 전원들을 제거하고 모든 커패시터들을 단락 회로로 대체하면 오른쪽의 회로와 같이 얻을수 있다. 회로에서 트랜지스터를 그것의 소신호 모델로 대체함으로써 우리는 그림아래의 소신호 등가 회로를 얻을수 있다.
구매평가 기록이 없습니다 |
· 해피레포트는 다운로드 받은 파일에 문제가 있을
경우(손상된 파일/설명과 다른자료/중복자료 등)
1주일이내 환불요청 시 환불(재충전) 해드립니다.
(단, 단순 변심 및 실수로 인한 환불은 되지 않습
니다.)
· 파일이 열리지 않거나 브라우저 오류로 인해 다운
이 되지 않으면 고객센터로 문의바랍니다.
· 다운로드 받은 파일은 참고자료로 이용하셔야 하
며,자료의 활용에 대한 모든 책임은 다운로드 받은
회원님에게 있습니다.