5 페이지 이하는 미리보기가 제공되지 않습니다.

미리보기는
3 페이지 까지
제공됩니다

5 페이지 이하는 미리보기가 제공되지 않습니다.

미리보기는
3 페이지 까지
제공됩니다

5 페이지 이하는 미리보기가 제공되지 않습니다.

미리보기는
3 페이지 까지
제공됩니다

5 페이지 이하는 미리보기가 제공되지 않습니다.

미리보기는
3 페이지 까지
제공됩니다

5 페이지 이하는 미리보기가 제공되지 않습니다.

미리보기는
3 페이지 까지
제공됩니다

5 페이지 이하는 미리보기가 제공되지 않습니다.

미리보기는
3 페이지 까지
제공됩니다

공학,기술계열

디지털논리회로 실습 보고서 - 가산기와 감산기

디지털논리회로 실습 보고서 - 가산.hwp

등록인leewk2547

등록/수정일13.12.11 / 13.12.11

문서분량7 페이지

다운로드0

구매평가

판매가격2,000

같은분야 연관자료

보고서 설명

7486 IC와 7408 IC 핀 배치도를 참조하여 아래 회로를 구성한다. 7486과 7408의 7번 핀은 접지하며, 14번 핀은 +5V의 전압을 인가한다. 입력의 상태를 표와 같이 변화시키면서 출력 상태를 기록한다.

본문일부 및 목차

S = XY + XY = X⊕Y, C = XY로 반가산기의 진리표와 논리식과 일치하는 결과를 얻을 수 있으므로 반 가산기로 동작함을 알 수 있다.

7486, 7408, 7404 IC 핀 배치도를 참조하여 아래 회로를 구성한다. 7486, 7408, 7404의 7번 핀은 접지하며, 14번 핀은 +5V의 전압을 인가한다. 입력의 상태를 표와 같이 변화시키면서 출력 상태를 기록하여라.

D = XY + XY = X⊕Y, Ba = XY로 반 감산기의 진리표와 논리식과 일치하는 결과를 얻을 수 있으므로 반 감산기로 동작함을 알 수 있다.

7486, 7432, 7408 IC 핀 배치도를 참조하여 아래 회로를 구성한다. 7486, 7432, 7408의 7번 핀은 접지하고, 14번 핀은 +5V의 전압을 인가한다. 입력의 상태를 표와 같이 변화시키면서 출력 상태를 기록하여라.

S = X⊕Y⊕C , COUT = XY + (X⊕Y)C
위의 실험의 논리식은 Sn = Cn-1⊕Bn⊕An, Cn = Cn-1⋅Bn + (Cn-1⊕Bn)An으로 전 가산기의 논리식과 변수명만 다를 뿐 일치함을 알 수 있다.

구매평가

구매평가 기록이 없습니다

보상규정 및 환불정책

· 해피레포트는 다운로드 받은 파일에 문제가 있을
  경우(손상된 파일/설명과 다른자료/중복자료 등)
  1주일이내 환불요청 시 환불(재충전) 해드립니다.
  (단, 단순 변심 및 실수로 인한 환불은 되지 않습
  니다.)

· 파일이 열리지 않거나 브라우저 오류로 인해 다운
  이 되지 않으면 고객센터로 문의바랍니다.

· 다운로드 받은 파일은 참고자료로 이용하셔야 하
  며,자료의 활용에 대한 모든 책임은 다운로드 받은
  회원님에게 있습니다.

저작권안내

보고서 내용중의 의견 및 입장은 당사와 무관하며,
그 내용의 진위여부도 당사는 보증하지 않습니다.
보고서의 저작권 및 모든 법적 책임은 등록인에게
있으며, 무단전재 및 재배포를 금합니다. 저작권
문제 발생시 원저작권자의 입장에서 해결해드리고
있습니다.
저작권침해신고 바로가기