등록인leewk2547
등록/수정일13.07.30 / 13.07.30
문서분량8 페이지
다운로드0
구매평가
판매가격2,000원
1. 제목 : 4-Bit D Flip Flop 설계
2. 개요 :
1) 목적 : 1 bit flip flop을 통해 4 bit flip flop을 VHDL과 logic gate로 설계한다. 이 과정에서 VHDL의 process의 사용법을 익히고, logic gate의 구현과 process로의 구현의 차이점을 비교해 본다.
<1-bit flip flop>
(1) 입력이 D, Preset, Clear, Clock이고 출력이 Q, notQ인 1 bit D F/F을 VHDL 언어로 설계한다.
(2) 위와 동일한 입출력을 가진 1 bit D F/F을 logic gate로 설계한다.
(3) 둘의 설계 과정과 결과를 비교해 본다.
<4-bit flip flop>
(4) preset, clear, clock을 입력하고, D가 0에서 3인 벡터를 input으로 Q와 notQ를 output으로 하는 4bit의 D F/F을 1bit F/F를 통해서 만든다.
(5) 설계한 F/F를 결과 값을 출력하여 이해한다.
디지털 논리회로에 있어서 Latch는 하나 이상의 비트를 저장하기 위한 디지털 논리회로를 말한다. 전기적으로 두개의 안정된 상태를 가지고 있어서 입력된 한 비트 신호를 저장할 수 있는 전자 회로, 입력과 출력 신호 변화는 clock과 동기 되지 않는다. Latch는 디지털 회로에 있어서 하나의 데이터 입력, 다른 하나의 클록 입력, 그리고 하나의 출력을 갖는다. 즉 디지털 회로의 입력이 시작되면 입력되고 있는 데이터는 저장되고 클럭 입력이 비활성화될 때 출력으로 전달된다. Latch는 출력신호와 출력의 변화가 clock과 동기 되지 않으므로 클록이 활성화 될 때까지 그 값을 유지한다.
구매평가 기록이 없습니다 |
· 해피레포트는 다운로드 받은 파일에 문제가 있을
경우(손상된 파일/설명과 다른자료/중복자료 등)
1주일이내 환불요청 시 환불(재충전) 해드립니다.
(단, 단순 변심 및 실수로 인한 환불은 되지 않습
니다.)
· 파일이 열리지 않거나 브라우저 오류로 인해 다운
이 되지 않으면 고객센터로 문의바랍니다.
· 다운로드 받은 파일은 참고자료로 이용하셔야 하
며,자료의 활용에 대한 모든 책임은 다운로드 받은
회원님에게 있습니다.