등록인alswns447
등록/수정일09.07.20 / 09.07.20
문서분량4 페이지
다운로드1
구매평가
판매가격500원
3비트 동기식 UP/DOWN카운터를 PISPICE로 처음부터 끝까지 설계하고,
회로도 구현과 시뮬레이션도 나타내었음
[참고자료] 기초디지털공학/김경복/생능/2004
디지털 디자인/John F. Wakerly/사이텍미디어/2006
디지털공학/Roger L. Tokheim/신화전산기획/2008
www.systemcentroid.com
Dasan.sejong.ac.kr
http://blog.naver.com/dbader/70009477250
[이용대상]
1. 동기식 카운터
비동기식 카운터의 가장 큰 문제점은 각 단의 플립플롭에서 전파 지연이 누적되어 최종 출력에 나타나는 것이었다. 이 문제를 해결한 동기카운터는 각 플립플롭에 입력클록 단자가 있어, 외부 입력 펄스가 직접 각 단의 플립플롭에 연결되어, 모든 플립플롭이 동시에 트리거 됨으로써 플립플롭 한 단의 전파 지연만이 존재한다. 클록 단자가 각 플립플롭에 병렬로 연결되어 있기 때문에, 동기식 카운터를 병렬 카운터라고도 한다.
2. 업/다운 카운터
카운터의 증가기능과 감소기능을 모두 필요한 경우를 위해쓰이고, 저장되어 있는 값에 어떤 값을 가,감산 할 수 있어 가감산 카운터라고도 함.
구매평가 기록이 없습니다 |
· 해피레포트는 다운로드 받은 파일에 문제가 있을
경우(손상된 파일/설명과 다른자료/중복자료 등)
1주일이내 환불요청 시 환불(재충전) 해드립니다.
(단, 단순 변심 및 실수로 인한 환불은 되지 않습
니다.)
· 파일이 열리지 않거나 브라우저 오류로 인해 다운
이 되지 않으면 고객센터로 문의바랍니다.
· 다운로드 받은 파일은 참고자료로 이용하셔야 하
며,자료의 활용에 대한 모든 책임은 다운로드 받은
회원님에게 있습니다.